全球首个多核多架构risc-v 内核

尽管ASIL-D是ISO 26262里定义的最高安全完整性等级,对硬件和开发全流程都提出了严苛要求,尽管这不仅是全球首个通过这项认证的多核多架构RISC-V内核,也是继R500A之后奕斯伟计算在功能安全领域的又一里程碑,但这并不妨碍这个新产品展现它的独特之处。用最通俗的话说,R520A是一种能适应高性能和高实时性需求的CPU IP产品,它在架构上就做了很多功课,把支持ASIL-D等级功能安全的多核结构搭建了起来。这种设计不仅加强了原有安全机制和特性,还完成了奕斯伟实时系列CPU IP产品功能与性能的全面升级。这款产品特别适合那些对安全性要求特别高的场景,比如车载、机器人或者高速存储系统。从性能上来看,它单核CoreMark成绩能跑到5.8 CoreMarks/MHz,在DMIPS测试里legal模式下能到2.8 DMIPS/MHz,best模式下能到7.7 DMIPS/MHz。因为它有精简高效的架构设计,所以在实时性、低延迟以及安全隔离性上表现都很亮眼。为了满足客户不同的需求,R520A给出了三种顶层架构结构:SNGL(多核)、SPLK(多split-lock核)、DCLS(多lock-only核)。在DCLS架构里最多能塞进4个ASIL-D核心;在SPLK架构下最多可以是2个ASIL-D核心或者4个ASIL-B核心;至于核心数量怎么配,得看客户的具体情况。颁证仪式上,奕斯伟计算和德国莱茵TÜV签下了战略合作协议。双方准备在功能安全、网络安全、AI技术服务等领域展开深度合作。他们打算把各自的技术和资源优势结合起来,一起去提升在汽车、工业还有新兴市场的竞争力。未来奕斯伟计算还会继续在RISC-V技术创新和生态建设上努力深耕,去搞定汽车电子、工业控制这些高安全需求的领域。他们会给中国集成电路产业的高速高质量发展添砖加瓦。微信公众号是“奕斯伟计算”,声明一下这里面有AI生成的内容。